Please wait a minute...
浙江大学学报(理学版)  2005, Vol. 32 Issue (2): 165-    
数学与计算机科学     
基于多阈值技术的低功耗D触发器设计
Design of low-power D-flip-flop based on multithreshold technique
 全文: PDF(337 KB)  
摘要: 目前CMOS电路中,漏电流功耗已经成为不可忽视的部分.降低电路漏电流功耗的一种有效方法是采用多阈值电路技术.根据多阈值电路设计原理,电路的关键路径采用低阈值晶体管,以保证电路的性能;非关键路径采用高阈值晶体管,以降低电路的漏电流功耗.对于触发器来说,其对时钟的响应部分是一个关键路径,而对信号的响应部分是非关键路径.本文据此设计了一种新型低功耗D触发器--多阈值与非门保持型D触发器.该电路结构简单,降低了电路漏电流功耗,并且当输入保持不变时,时钟信号不作用于内部结点,使内部结点电压保持不变,这进一步降低了电路的功耗.模拟结果表明所设计的D触发器跟传统的D触发器相比,可节省近25%的功耗.
出版日期: 2005-02-01
服务  
把本文推荐给朋友
加入引用管理器
E-mail Alert
RSS
作者相关文章  
张慧熙
沈继忠
顾晓燕 

引用本文:

张慧熙, 沈继忠, 顾晓燕 . 基于多阈值技术的低功耗D触发器设计[J]. 浙江大学学报(理学版), 2005, 32(2): 165-.

ZHANG Hui-Xi, SHEN Ji-Zhong, GU Xiao-Yan- . Design of low-power D-flip-flop based on multithreshold technique. Journal of Zhejiang University (Science Edition), 2005, 32(2): 165-.

链接本文:

https://www.zjujournals.com/sci/CN/        https://www.zjujournals.com/sci/CN/Y2005/V32/I2/165

No related articles found!